Ejemplo de Taller Sistema Digital Completo (2do Parcial)

6
1 011000010111001101100001011011100111101001100001 01101010011001010110000101101110 Sistemas Digitales II EJEMPLO DE TALLER PROPUESTO SISTEMAS DIGITALES II vasanza SEGUNDO PARCIAL: SD + MSA

Transcript of Ejemplo de Taller Sistema Digital Completo (2do Parcial)

1

0110000101110011011000010110111001111010011000010

11

01

01

00

11

00

10

10

11

00

00

10

11

01

11

0

Sistemas Digitales II

EJEMPLO DE TALLER PROPUESTO

SISTEMAS DIGITALES II

vasanza

SEGUNDO PARCIAL:SD + MSA

2

01

10

10

10

01

10

01

01

01

10

00

01

01

10

11

10

011000010111001101100001011011100111101001100001

1.) Se tiene un grupo de 32 electrodos distribuidos con el estándar internacional 10-2 0en el cuero cabelludo de un paciente, con el fin de detectar las intensiones motorasprocesando las señales de Electroencefalografía (EEG). Estas señales fueron adquiridas auna frecuencia de muestreo de 100 muestras por segundo (sps) con una resolución de 8bits.

Las señales de EEG son susceptibles al ruido eléctrico producido por movimientosrelativos de los electrodos y el cuero cabelludo, tejido adiposo, sudoración, gelconductor utilizado, etc. Por lo que es indispensable el filtrado de este grupo de señales,pero para efectos prácticos asumiremos que las 32 señales EEG ya fueron preprocesadasy de esa forma nos enfocaremos en este ejercicio al proceso de selección decaracterísticas.

vasanzaSistemas Digitales II

SignalAcquisition

SignalPreprocessing

FeatureSelection

Classification

3

01

10

10

10

01

10

01

01

01

10

00

01

01

10

11

10

011000010111001101100001011011100111101001100001

Para la extracción de características, usaremos ventanas de 1s de las señales adquiridas de los 32 electrodos, dándonos como resultado una matriz de 32(filas) x (100 muestras):

El sistema Digital deberá entregar una matriz de características (Valor Máximo, Valor Mínimo, Amplitud y Media Aritmética):

vasanzaSistemas Digitales II

Usar Memoria RAM de 3200 x 8 bits.

100 Muestras

0 1 2 .. 99

32Electrodos / Señales

EEG

0 0x3A 0x2A 0X0A .. 0XFF

1 0X01 0X02 0X03 .. 0X01

.. .. .. .. .. ..

31 0XAF 0XBF 0XCF .. 0XFF

Usar Memoria RAM de 128 x 8 bits.

4 Características

Max Min Amp MA

32Electrodos / Señales

EEG

0 0xE1 0x0A 0XD7 0X80

1 0XFF 0X02 0XFD 0X6A

.. .. .. .. ..

31 0XFA 0X0F 0XEB 0X7F

4

01

10

10

10

01

10

01

01

01

10

00

01

01

10

11

10

011000010111001101100001011011100111101001100001

SE PIDE:a) Algoritmo de solución, partición funcional y ASM del controlador. (Papel)b) Código VHDL del Controlador MSS, componentes MSI utilizados.c) Hacer la partición funcional del sistema completo: Mss, Ram, Msi, etc. Usando el

BDF de Quartus.d) Diagrama ASM del controlador, usando Visio.

vasanzaSistemas Digitales II

5

01

10

10

10

01

10

01

01

01

10

00

01

01

10

11

10

011000010111001101100001011011100111101001100001

Solución vista en clase:

vasanzaSistemas Digitales II

6

01

10

10

10

01

10

01

01

01

10

00

01

01

10

11

10

011000010111001101100001011011100111101001100001

Solución vista en clase:

vasanzaSistemas Digitales II