Slot de Expansión PCI

4
ESCUELA POLITECNICA DEL EJERCITO SEDE LATACUNGA FACULTAD DE INGENIERIA EN ELECTRONICA E INSTRUMENTACION TRABAJO DE HARDWARE DEL PC BUS LOCAL PCI SEPTIMO NIVEL FAUSTO TAPIA FECHA DE ENTREGA: 20 de mayo de 2002

description

PCI

Transcript of Slot de Expansión PCI

7/17/2019 Slot de Expansión PCI

http://slidepdf.com/reader/full/slot-de-expansion-pci 1/4

ESCUELA POLITECNICA DEL EJERCITO

SEDE LATACUNGA

FACULTAD DE INGENIERIA EN

ELECTRONICA E INSTRUMENTACION

TRABAJO DE HARDWARE DEL PC

BUS LOCAL PCI

SEPTIMO NIVEL

FAUSTO TAPIA

FECHA DE ENTREGA: 20 de mayo de 2002

7/17/2019 Slot de Expansión PCI

http://slidepdf.com/reader/full/slot-de-expansion-pci 2/4

EL BUS LOCAL PCI

El último bus que ha salido es el llamado bus local PCI ( Peripheral Component Interconnect ) propuesto por Intel en 1992 y apoyado por la mayoría de los fabricantesde computadores personales incluyendo a !pple Computer quien lo ha adoptadopara su línea de equipos m"s reciente que utili#an el microprocesador Po$erPC %&'

a tendencia actual es la utili#aci*n del bus +E,! + para equipos de ba-o perfil ydel bus PCI para equipos de alta .elocidad y confi/uraciones de buen tama0o (!disco duro alta resoluci*n etc) Con el bus PCI se espera me-orar considerablementeel desempe0o de los equipos en operaciones de alta intensidad de intercambio dedatos como son el mane-o de /r"ficos de alta resoluci*n en 2 y 3 dimensiones .ídeocon el tama0o de la pantalla y sonido con alta calidad de C4 así como el mane-o deredes y discos duros de alta .elocidad

El bus PCI de 155 pines tambi6n utili#a conectores de %2 pines tipo C! que seinstalan al/unas .eces alineados con las ranuras I,! o EI,! En cambio del bus +el bus PCI utili#a una t6cnica de multiple7aci*n de direcciones y datos que permiteuna considerable reducci*n en el número de pines Esto crea la necesidad decircuitos de acoplamiento (buffers) que reducen un poco la .elocidad detransferencia

El bus PCI de 32 bits es e7pandible a %' bits y soporta la l*/ica de 33 .oltios -unto a lanormal de 8 .oltios 4e esta forma hay cuatro .ersiones la de 8 .oltios y 32 bits la de 33.oltios y 32 bits la de 8 .oltios y %' bits y la de 33 .oltios y %' bits En la fi/ura 1 tenemos ladisposici*n de los pines y el nombre de las diferentes se0ales

as ranuras PCI estar"n dedicadas para los perif6ricos m"s críticos que pueden estar conectados directamente a la tar-eta principal o por medio de tar-etas de interface como son

las unidades de multimedia (C4:) tar-etas para /r"ficas y .ideo unidades de disco duro ytar-etas para cone7i*n en red 4e todas maneras los sistemas se/uir"n incorporando ranurasI,! EI,! y +E,! ya que el bus PCI es un complemento y no reempla#ar" totalmente losbuses tradicionales

;i/ura 1 El bus local PCI de 32 y %' bits

7/17/2019 Slot de Expansión PCI

http://slidepdf.com/reader/full/slot-de-expansion-pci 3/4

Descripción de las terminales del bus

 !ddress < 4ata & = 314irecciones y datos ,e usa para direccionar las distintas partes de la tar-etaconectada la slot PCI y tambi6n son líneas de datos bidireccionales usadas paratransmitir o recibir datos hacia o desde el microprocesador >6cnica demultiple7aci*n de direcciones y datos

Interrupt ! a 4Entradas de interrupci*n ,e usa para informar al microprocesador querequerimos su atenci*n par pedirle o mandarle datos e-ecutando una subrutina deser.icio de interrupci*n

Cloc? (@1%)elo- Este terminal nos proporciona una se0al de relo- de una frecuencia que esusada por el microprocesador pero que tambi6n la requieren las tar-etas

conectadas al slot PCI

Init 4e.ice ,elect (!2%)Iniciali#ar dispositi.o seleccionado Asado para iniciali#ar a la tar-eta conectado enel slot PCI

 !c?no$led/e %' bit (@%&)econocimiento de %' bit Este pin se utili#a para reconocer una tar-eta querequiere un bus de direcciones < datos de %' bits

EL BUS LOCAL PCI

7/17/2019 Slot de Expansión PCI

http://slidepdf.com/reader/full/slot-de-expansion-pci 4/4

@us local PCI (Peripheral Component Interconnect ) Propuesto por Intel en 1992 y apoyado por la mayoría de los fabricantes de

computadores personales incluyendo a !pple Computer Atili#aci*n del bus PCI para equipos de alta .elocidad y confi/uraciones de buen

tama0o (! disco duro alta resoluci*n etc) @us PCI me-ora considerablemente el desempe0o de los equipos en operaciones

de alta intensidad de intercambio de datos

• ane-o de /r"ficos de alta resoluci*n en 2 y 3 dimensiones

• +ídeo con el tama0o de la pantalla

• ,onido con alta calidad de C4

• ane-o de redes y discos duros de alta .elocidad

@us PCI utili#a un conector de 155 pines que se instalan al/unas .eces alineadoscon las ranuras I,! o EI,!

@us PCI utili#a una t6cnica de multiple7aci*n de direcciones y datos que permiteuna considerable reducci*n en el número de pines Esto crea la necesidad decircuitos de acoplamiento (buffers) que reducen un poco la .elocidad de

transferencia Bay cuatro .ersiones del bus PCI

• 8 .oltios y 32 bits

• 33 .oltios y 32 bits

• 8 .oltios y %' bits

• 33 .oltios y %' bits

anuras PCI dedicadas para los perif6ricos m"s críticos que pueden estar conectados directamente a la tar-eta principal o por medio de tar-etas de interfacecomo

• Anidades de multimedia (C4:)

• >ar-etas para /r"ficas y .ideo

• Anidades de disco duro• >ar-etas para cone7i*n en red

;i/ura 1 El bus local PCI de 32 y %' bits

Descripción de las terminales del bus (5 terminales)

Add!e"" # Da$a 0 % &' D(!e))(o*e" y da$o"

Interrupt ! a 4 E*$!ada" de (*$e!!+,)(-* Cloc? (@1%) elo- Init 4e.ice ,elect (!2%) Iniciali#ar dispositi.o seleccionado  !c?no$led/e %' bit (@%&) econocimiento de %' bit