Planif Arquitectura y Tec Del Comp Jorge Tancara Aguilar

1
PLANIFICACIÓN MATERIA: INF-114 ARQUITECTURA Y TECNOLOGÍA DEL COMPUTADOR PROF.: MSc. Jorge Tancara Aguilar SEMESTRE 2014-II NRO SEMANA T/P BASE DE DATOS I EXÁMENES PRACTICAS 1 AGO 4-10 T INTRODUCCIÓN AL HARDWARE P SITEMAS DE NUMERACIÓN 2 AGO 11-17 T CONVERSIONES P CONVERRSIONES DIRECTAS 3 AGO 18-24 T ARIMÉTICA DEL COMPUTADOR P METODOS DIRECTOS Y MENTALES 4 AGO 25-31 T REPRESENTACIÓN DE ENTEROS EN MEMORIA P REPRESENTACIÓN DE REALES 5 SEP 1-7 T CODIGOS P HAMMING 6 SEP 8-14 T PRIMER EXAMEN TEÓRICO 5 P PRIMER EXAMEN PRÁCTICO 10 5 5 7 SEP 15-21 T ARQUITECTURA ELEMENTAL DE LA CPU P DESCRIPCIÓN DE REGISTROS 8 SEP 22-28 T PROCESOS DE ENTRADA Y SALIDA P OPERACIONES ARITMETICAS 9 SEP 29-OCT 5 T PROGRAMACIÓN A BAJO NIVEL P DESCRIPCION DEL EMULADOR EMU8086 10 OCT 6-12 T PROGRAMACIÓN A BAJO NIVEL P SEGUNDO EXAMEN TEÓRICO 5 11 OCT 13-19 T SEGUNDO EXAMEN PRÁCTICO 15 5 P MANIPULACIÓN DE BITS 12 OCT 20-26 T PROGRAMCIÓN DE CONVERSIONES P MASCARAS 13 OCT 27-NOV 2 T SOLUCIÓN DE PROLEMAS CON MASCARAS P ENCRIPTACIÓN MANIPULANDO BITS 14 NOV 3-9 T SOLUCIÓN DE EJERCICIOS COMPLEJOS P TERCER EXAMEN TEORICO 5 15 NOV 10-16 T TERCER EXAMEN PRÁCTICO 15 5 P EL SISTEMA DE MEMORIAS 16 NOV 17-23 T PIPELINING P PROCESADORES SUPERESCALARES 17 NOV 24-30 T ENSAMBLADO DE COMPUTADORAS 1 P ENSAMBLADO DE COMPUTADORAS 2 18 DIC 1-7 T ENSAMBALDO DE COMPUTADORAS 3 P CUARTO EXAMEN TEÓRICO 25 SUB-TOTALES 80 15 5 TOTAL 100 PROYECTOS + INVESTIGACI ÓN

description

DDDD

Transcript of Planif Arquitectura y Tec Del Comp Jorge Tancara Aguilar

Page 1: Planif Arquitectura y Tec Del Comp Jorge Tancara Aguilar

PLANIFICACIÓN MATERIA: INF-114 ARQUITECTURA Y TECNOLOGÍA DEL COMPUTADOR PROF.: MSc. Jorge Tancara AguilarSEMESTRE 2014-II

NRO SEMANA T/P BASE DE DATOS I EXÁMENES PRACTICAS

1 AGO 4-10 T INTRODUCCIÓN AL HARDWAREP SITEMAS DE NUMERACIÓN

2 AGO 11-17 T CONVERSIONESP CONVERRSIONES DIRECTAS

3 AGO 18-24 T ARIMÉTICA DEL COMPUTADORP METODOS DIRECTOS Y MENTALES

4 AGO 25-31 T REPRESENTACIÓN DE ENTEROS EN MEMORIAP REPRESENTACIÓN DE REALES

5 SEP 1-7 T CODIGOSP HAMMING

6 SEP 8-14 T PRIMER EXAMEN TEÓRICO 5P PRIMER EXAMEN PRÁCTICO 10 5 5

7 SEP 15-21 T ARQUITECTURA ELEMENTAL DE LA CPUP DESCRIPCIÓN DE REGISTROS

8 SEP 22-28 T PROCESOS DE ENTRADA Y SALIDAP OPERACIONES ARITMETICAS

9 SEP 29-OCT 5 T PROGRAMACIÓN A BAJO NIVELP DESCRIPCION DEL EMULADOR EMU8086

10 OCT 6-12 T PROGRAMACIÓN A BAJO NIVELP SEGUNDO EXAMEN TEÓRICO 5

11 OCT 13-19 T SEGUNDO EXAMEN PRÁCTICO 15 5P MANIPULACIÓN DE BITS

12 OCT 20-26 T PROGRAMCIÓN DE CONVERSIONESP MASCARAS

13 OCT 27-NOV 2 T SOLUCIÓN DE PROLEMAS CON MASCARASP ENCRIPTACIÓN MANIPULANDO BITS

14 NOV 3-9 T SOLUCIÓN DE EJERCICIOS COMPLEJOS P TERCER EXAMEN TEORICO 5

15 NOV 10-16 T TERCER EXAMEN PRÁCTICO 15 5P EL SISTEMA DE MEMORIAS

16 NOV 17-23 T PIPELININGP PROCESADORES SUPERESCALARES

17 NOV 24-30 T ENSAMBLADO DE COMPUTADORAS 1P ENSAMBLADO DE COMPUTADORAS 2

18 DIC 1-7 T ENSAMBALDO DE COMPUTADORAS 3P CUARTO EXAMEN TEÓRICO 25

SUB-TOTALES 80 15 5TOTAL 100

PROYECTOS + INVESTIGACI

ÓN